- Debe situar encima de la mesa durante todo el examen un DOCUMENTO OFICIAL que permita su identificación
- LA DURACIÓN TOTAL DEL EXAMEN ES DE 3 HORAS
- DEBE ENTREGAR CADA EJERCICIO EN HOJAS SEPARADAS, Y AL MENOS UNA HOJA POR EJERCICIO CON SU NOMBRE Y APELLIDOS.
- Ponga el NOMBRE Y APELLIDOS EN TODAS LAS HOJAS
- NO se tendrán en cuenta las respuestas escritas a LÁPIZ
- NO SE PERMITE EL USO DE CALCULADORA

#### **EJERCICIO 1** (3,5 de 10 puntos)

#### Parte 1:

Se dispone de un circuito con tres bits de entrada de datos (A,B,C), tres bits de salida (X,Y,Z) y una entrada de control (K). El funcionamiento del circuito es como sigue:

- Si K=1 las salidas representan los bits de entrada rotados circularmente a la derecha.
- Si K=0 las salidas representan los bits de entrada rotados circularmente a la izquierda.

#### Se pide lo siguiente:

(Nota: Exprese todas las funciones con la siguiente ordenación de variables: K,A,B,C, siendo K=MSB, para las salidas ordénense como X,Y,Z)

- a) La tabla de la verdad de las variables de salida X,Y,Z, en función de las entradas (K,A,B,C).
- b) Escriba las expresiones canónicas (minitérminos y maxitérminos) de la variable de salida Y.

#### Parte 2:

Dada la siguiente función lógica:

$$Z(K,A,B,C) = \sum_{4} (1,4,5,6,7,9,11,13,14,15)$$
, siendo K=MSB.

- c) Construya la función Z, simplificada por Karnaugh con puertas NAND.
- d) Construya la función Z, con multiplexores de 8 a 1 y lógica adicional.
- e) Construya la función Z con un decodificador y una única puerta lógica adicional.



| A - | 11! J M 1           | ~      |    |    |      |  |
|-----|---------------------|--------|----|----|------|--|
| ΑI  | pellidos, Nombre:   | (+1    | rn | no | ):   |  |
|     | Jenna obj monibi en | <br>٠. |    | PV | /· _ |  |

**EJERCICIO 2** (3,5 de 10 puntos)

#### Parte 1: (conteste a esta parte en la hoja del enunciado)

Para el circuito secuencial de la figura cuya entrada es A y su salida X:

1) Obtenga las ecuaciones de estado y de salida.

2) Complete el cronograma adjunto.



#### Parte 2:

- Dibuje el diagrama de estados de un registro de 2 bits de desplazamiento serie a la derecha y salida paralelo. La entrada del circuito es A. Las salidas del circuito son las salidas Q de los biestables que forman el registro. Indique la notación empleada para representar el diagrama de estados.
- 2) Diseñe un circuito detector de secuencia capaz de detectar las secuencias "101" y "010" utilizando únicamente puertas lógicas y el registro del apartado anterior.

#### **EJERCICIO 3** (3 de 10 puntos)

Un sistema basado en microprocesador tiene una memoria de 32 K con las siguientes características

- Longitud de palabra de 1 byte.
- 16K de memoria PROM en la parte más baja de la memoria (la posición inicial de la memoria del sistema es la posición 0).
- A continuación 8K de memoria EEPROM.
- A continuación 4K de memoria SDRAM
- La parte más alta de la memoria debe permanecer libre para futuras ampliaciones.

En el almacén disponemos de los siguientes módulos de memoria: PROM de 16K×4 bits, EEPROM de 4K×8 bits y SDRAM de 2K×8 bits. Todas las memorias tienen las señales de control activas a nivel bajo. Considere como señales de control CS (chip select), OE (Output Enable) y R/W (Read/Write).

#### Se pide:

- 1. Calcular <u>razonadamente</u> el número de líneas de dirección necesarias para la memoria del sistema.
- 2. Calcular <u>razonadamente</u> el número de líneas de dirección necesarias para cada tipo de módulo de memoria disponible.
- 3. Determinar <u>razonadamente</u> el número de módulos de memoria de cada tipo que son necesarios.
- 4. Dibujar el mapa de memoria indicando en hexadecimal y en binario las direcciones de comienzo y de fin de cada una de los módulos de memoria. Debe utilizar la figura proporcionada, EJ3.1, completándola con los módulos de memoria de cada tipo necesarios.
- 5. Implementar el sistema de decodificación <u>utilizando un solo decodificador del tamaño mínimo necesario y el número mínimo de puertas lógicas adicionales. Debe considerar</u> decodificadores con entradas activas a nivel alto, salidas activas a nivel bajo y con entrada con ENABLE activa a nivel bajo.



Apellidos, Nombre: \_\_\_\_\_\_ Grupo: \_\_\_\_\_

### Ejercicio 3-apartado 4-Debe entregar la hoja del enunciado



Figura Ej3.1

<u>Nota:</u> A indica la línea de dirección del bus de direcciones, siendo A19 la línea de dirección más significativa y A0 la línea de dirección menos significativa



- The student must have on the desk an OFFICIAL IDENTIFICATION DOCUMENT
- THE TOTAL DURATION OF THE EXAM IS 3 HOURS
- The student must hand out each exercise in a different piece of paper. All the sheets mush contain the NAME AND SURNAME of the student.
- Write your exam with a pen; PENCILS are not allowed.
- CALCULATORS ARE NOT ALLOWED

#### **EXERCISE 1** (3,5 out of 10 points)

#### Part 1:

Consider a circuit with 3 input data bits(A,B,C), 3 output bits (X,Y,Z) and a control input (K). The operation of the circuit is as follows:

- If K=1 the outputs represent the data inputs circular-shifted to the right.
- If K=0 the outputs represent the data inputs circular-shifted to the left.

Answer the following questions:

(Note: Express all the functions with the following variable sorting order: K,A,B,C, where K=MSB, and X,Y,Z for the outputs)

- a) Write the truth table of the output functions X,Y,Z, as a function of the inputs (K,A,B,C).
- b) Write the CANONICAL expressions (minterms and maxterms) of the output function Y.

#### Part 2:

Given the following logic function:

$$Z(K,A,B,C) = \sum_{4} (1,4,5,6,7,9,11,13,14,15)$$
, where K=MSB.

- c) Implement Z, once simplified using Karnaugh, using NAND logic gates.
- d) Implement Z, with 8:1 multiplexers and additional logic.
- e) Implement Z, with a decoder and just one additional gate.



| Surname. Name:  | Group:      |  |
|-----------------|-------------|--|
| our nume, mame. | <br>di oup. |  |

**EXERCISE 2** (3,5 out of 10 points)

#### Part 1: (Answer this part of the exercise in this sheet)

Given the sequential circuit of the figure, which input is A, and its output is X:

1) Obtain the state and output equations.

#### 2) Complete the chronogram.





#### Part 2:

- 1) Draw the STG (State Transition Graph) of a 2 bits serial input parallel output shift right register. A is the circuit input. Circuit outputs are the Q outputs of the register flip flops. Indicate the notation used to represent the STG.
- 2) Design a sequence detector circuit that detects the sequences "101" and "010" using logic gates and the shift register of the previous question.



#### **EXERCISE 3** (3 out of 10 points)

We wish to implement a 32K memory system so that the following requirements are met:

- Word-length of 1 byte.
- 16K of PROM in the lower part of memory (the initial address position is 0).
- Then 8K of EEPROM
- Next 4K of SDRAM
- The highest part should be free memory zone

In the store we have available the following memory modules: PROM of 16K×4 bits, EEPROM of 4K×8 bits and SDRAM of 2Kx8 bits. All the memories have active-low level control signals. Consider as control signals: CS (chip select), OE (Output Enable) and R/W (Read/Write).

#### It is asked:

- 1. Determine the number of address-lines of the system. Justify the answer
- 2. Determine the number of address-lines of each memory module. <u>Justify the answer</u>
- 3. Determine the number of memory modules of each type that are needed. <u>Justify the</u> answer.
- 4. Draw the memory map showing the addresses -in hexadecimal and binary- of the beginning and the end of each memory module. <u>You must use figure Ex3.1</u>, including the necessary memory modules.
- 5. Implement the decoding logic functions of the memories <u>using only one decoder</u> with the <u>minimum size</u> and the <u>minimum number of necessary logic gates</u>. You <u>must consider decoders</u> that have active-high level inputs, active-low level outputs and an active-low ENABLE.



Surname, Name: \_\_\_\_\_ Group: \_\_\_\_\_

### Exercise 3-4-You should hand out this sheet with the exercise solution



Figure Ex3.1



#### Escuela Politécnica Superior





| Apellidos, Nombre: | Grupo: |
|--------------------|--------|
|--------------------|--------|

**EJERCICIO 2** (3,5 de 10 puntos)

### Parte 1: (conteste a esta parte en la hoja del enunciado)

Para el circuito secuencial de la figura cuya entrada es A y su salida X:

1) Obtenga las ecuaciones de estado y de salida.

$$D_0=Q_1 \bigoplus Q_2$$

$$D_1 = Q_0$$

$$D_2=Q_1$$

$$X = (Q_0 \bigoplus Q_1) \cdot A$$

2) Complete el cronograma adjunto.





#### Parte 2:

1) Dibuje el diagrama de estados de un registro de 2 bits de desplazamiento serie a la derecha y salida paralelo. La entrada del circuito es A. Las salidas del circuito son las salidas Q de los biestables que forman el registro. Indique la notación empleada para representar el diagrama de estados.



2) Diseñe un circuito detector de secuencia capaz de detectar las secuencias "101" y "010" utilizando únicamente puertas lógicas y el registro del apartado anterior.





| EJERCICIO2 (parte 1) 5 puntos | Cronograma                    | Puntos | Comentarios                      |  |
|-------------------------------|-------------------------------|--------|----------------------------------|--|
| 1)                            | Ecuaciones<br>estado y salida | 2      | 4 ecuaciones 0,5 puntos cada una |  |
| 2)                            | Cronograma                    | 8      |                                  |  |

| EJERCICIO 2 (parte 2) 5 puntos | Diagrama de<br>estados                                              | Puntos | Corregir cada ejercicio sobre<br>10 y luego ponderar |
|--------------------------------|---------------------------------------------------------------------|--------|------------------------------------------------------|
| 1)                             | Diagama<br>estados<br>registro serie<br>dcha-paralelo               | 3      | 1 punto el modelo; 9 la<br>máquina de estados        |
| 2)                             | circuito<br>detector<br>secuencias<br>"101" y "010"<br>con registro | 2      | 4 puntos cada secuencia; 2 puntos el registro        |



### Tecnologia de Computadores. Examen Ordinario. Mayo de 2016 Grado en Ingenierla Informática

cunbo:



Apollidos, Nombre:

significativa y A0 la linea de dirección menos significativa Notae A indica la linea de dirección del bus de direcciones, siendo A19 la linea de dirección más

- Los criterios son sobre 10 puntos
  El apartado 1 vale 0,5 puntos en total
  El apartado 2 vale 0,75 puntos en total
  El apartado 3 vale 0,75 puntos en total
  El apartado 4 vale 5 puntos en total
  El apartado 5 vale 3 puntos en total